用的是例程中配置的睡眠模式、與下電模式,測(cè)的功耗均在80ua左右,幫忙看下,哪里有問(wèn)題:
測(cè)試代碼:調(diào)試串口去掉定義:DEBUG
原理圖:flash芯片已摘除,c11兩端供電測(cè)試電流:80uA左右:
熱門產(chǎn)品 :
CH394: 以太網(wǎng)協(xié)議棧芯片
用的是例程中配置的睡眠模式、與下電模式,測(cè)的功耗均在80ua左右,幫忙看下,哪里有問(wèn)題:
測(cè)試代碼:調(diào)試串口去掉定義:DEBUG
原理圖:flash芯片已摘除,c11兩端供電測(cè)試電流:80uA左右:
這個(gè)就有34uA 的電流;
現(xiàn)在所以的IO都設(shè)置成上拉模式了
跟這個(gè)PCIE連接的引腳默認(rèn)電平也要是高電平,不然就會(huì)有壓差,產(chǎn)生電流。
這是個(gè)核心板,為了測(cè)試低功耗,沒有接12V ,連接的PCIE引腳沒有接器件,現(xiàn)在拆掉了電源檢測(cè)電路和LDO,直接在C12兩端3.3V供電,sleep模式電流還有:9uA;
只供電,不要接外接,USB或者串口,理論上現(xiàn)在使用RAM保持,功耗應(yīng)該在4-5uA左右。
多的如果沒有其他耗電,可能是你的表測(cè)量誤差。