請問CH552 IO口上拉口10K電阻的設(shè)計用意為何?是否有什么注意事項?

我最近在試圖把5V CH552和3.3V系統(tǒng)相連,想試著用標(biāo)準(zhǔn)51模式省掉電平轉(zhuǎn)換。發(fā)現(xiàn)IO口有兩個上拉電阻,其中一個還是受PMOS控制的。我觀察了一下,電阻和開通與否受外部電壓影響。于是我用一個電位器測量IO口的電流。得到以下結(jié)果

0V~2V 0.062mA

2V跳變后 0.365mA

2.5V 0.354mA

3V 0.32mA

3.5V 0.265mA

4V 0.2mA

4.5V 0.1mA

5V 0mA


跳變的電壓介于VIL5的最大值和VIH5的最小值之間,可以理解。但是這個10K電阻有何用意?是否在電路設(shè)計上有什么需要注意的問題? 我能想到是為了省電,以及形成滯回的效果?


Screen Shot 2020-07-23 at 10.28.41 PM.png


熱門產(chǎn)品 : USB3.0 HUB控制器:CH634

你好,這個10K電阻是為了在準(zhǔn)雙向模式下,輸出低電平到高點平加速轉(zhuǎn)換的作用。


只有登錄才能回復(fù),可以選擇微信賬號登錄

国产91精品新入口,国产成人综合网在线播放,九热这里只有精品,本道在线观看,美女视频a美女视频,韩国美女激情视频,日本美女pvp视频