用msp430f149連接ch372模擬時序,控制口A0、WR、Rd等先用HC573緩沖再與ch372連接,數(shù)據(jù)口直接與msp430的P3端口并行連接,進行checkexist測試時,數(shù)據(jù)線的5腳即msp430的P3.5始終為0,其他腳正常,輸入0x00取反時始終為0xdf而不是0xff,且5腳與地之間的電阻大約為0.5M歐,比其他腳要小。換了兩塊ch372都是一樣,msp430經(jīng)過測試沒有發(fā)現(xiàn)問題,P3.5腳可以正常讀入高電平。懷疑是ch372的輸出電流過小導致數(shù)據(jù)口的5腳無法上拉輸出高電平,求解決方案。
查看: 2426
回復: 3
msp430與ch372,數(shù)據(jù)口5腳始終為0
熱門產(chǎn)品 :
CH339: 7端口多功能USB HUB控制器芯片
檢查一下讀寫時序和硬件是否短接。CH372內(nèi)部有弱上拉,在讀數(shù)據(jù)時你將MSP430的P3.5設置為浮空輸入模式??催@個引腳是否正常。如果MSP430在讀數(shù)據(jù)的時候也是上拉,或者外部加很強的上拉,則可能出現(xiàn)你說的情況。
你測試一下你將第5腳輸出1和輸出0,不接CH372看看這個引腳是否正常。至于你測量的電阻,是焊接在PCB上測量的結(jié)果還是將CH372拿下來測量的?如果焊接在PCB上的,不能做任何參考。
看了一下,時序沒問題,而且該引腳和地也沒有短接,msp430f149引腳沒有上拉電阻。但有問題的是,讓P3全部輸出高電平時,引腳5輸出只有2.5V,其他引腳都是3.2V。不過2.5V已經(jīng)高于msp規(guī)定的高電平了。難道是單片機的問題?
這個可能要你自己來測試一下了。如果這片CH372是好的。應該不會是CH372影響這個IO。
請勿發(fā)布廣告和違法內(nèi)容, 代碼可以選擇編輯器代碼語言格式, 更易他人閱讀幫助您, 或者留下聯(lián)系方式,以便更好更快服務您
只有登錄才能回復,可以選擇微信賬號登錄