比如當(dāng)接收buffer快滿的時候停止接收下一包,當(dāng)前包還繼續(xù)接收。TX端是FPGA。
除了再加一根控制線,有沒有可能在軟件上手工拉低HTACK,這樣FPGA得不到響應(yīng)自然不會發(fā)送下一包。HSPI寄存器好像沒有這種控制位,對應(yīng)的GPIO腳在HSPI使能的時候也不歸用戶管,反正沒找到有手工配置mux將io再轉(zhuǎn)回gpio的。
熱門產(chǎn)品 :
CH592: RISC-V內(nèi)核BLE5.4無線MCU